-
基于FPGACPLD的嵌入式VGA显示系统设计
VGA(Video GraphICs Array)即视频图形阵列,是IBM在1987年随PS2机(PS2 原是“Personal System 2”的意思,“个人系统2”,是IBM公司在1987年
-
vhdl按键控制数码管显示
在传统的硬件电路设计中,主要的设计文件是电路原理图,而采用HDL设计系统硬件电路时主要使用HDL编写源程序。VHDL的主要优点有:(1)VHDL支持自顶至下的和基于库的设计方法,而且支持同步电路、异步
-
开关控制数码管的VHDL程序的设计与实现
VHDL是一种应用广泛的硬件描述语言,设计者可以通过它编写代码,通过模拟器仿真验证其功能,完成逻辑综合与逻辑优化,最后通过下载到相应的可编程逻辑器件(如FPGA)中来实现设计。本设计是利用Quartu
-
利用VHDL硬件描述语言和FPGA技术完成驱动时序电路的实现
CCD驱动电路的实现是CCD应用技术的关键问题。以往大多是采用普通数字芯片实现驱动电路,CCD外围电路复杂,为了克服以上方法的缺点,利用VHDL硬件描述语言.运用FPGA技术完成驱动时序电路的实现。该
-
基于FPGA的SPI串行方式自动发送技术设计
一、摘要:SPI 接口应用十分广泛,在很多情况下,人们会用软件模拟的方法来产生SPI 时序或是采用带SPI 功能模块的MCU。但随着可编程逻辑技术的发展,人们往往需要自己设计简单的SPI 发送模块。本
-
关于通过FPGA中VHDL语言实现ALU的功能设计详解
目前许多FPGA的逻辑资源(LE)都已超过1万门,使得片上可编程系统SOPC已经成为可能。算术逻辑单元ALU应用广泛,是片上可编程系统不可或缺的一部分。利用VHDL语言在FPGA芯片上设计ALU的研究
-
基于FPGA的用VHDL语言描述的显示控制器设计
随着CCD(电荷耦合器件)和CMOS(互补金属氧化物半导体)图像传感器制造工艺的发展,图像传感器的分辨率越来越高,如果要实时显示图像传感器采集到的图像,则要求图像处理芯片有较高的运行速度,但由于需要处
-
基于FPGA快速产生高斯白噪声序列的实现方案设计详解
短波信道存在多径时延、多普勒频移和扩散、高斯白噪声干扰等复杂现象。为了测试短波通信设备的性能,通常需要进行大量的外场实验。相比之下,信道模拟器能够在实验室环境下进行类似的性能测试,而且测试费用少、可重
-
基于单片机的表决式单片机多机冗余设计及VHDL语言编程示例
本文提出一种表决式单片机多机冗余设计方案。该方案不同于中央系统的多机冗余设计。大规模系统冗余大多采用完善而复杂的机间通讯协议实现系统重构,不太注重系统的实时性。本方案结构简单,易于实现,具有极强的实时
-
基于可编程逻辑器件ispLSI1032的定向型计算机硬件EDA的研究
依照现在集成电路的发展状态,市面上采用的是TDN-CM++实验装置上复杂可编程逻辑器件ispLSI1032芯片,为此设计一个定向型计算机硬件系统。1引言随着计算机技术的迅速发展,计算机系统中使用的硬件
-
我对VHDL的延时理解
1。VHDL中的delta延时大于零,但小于任何指定的延时(指定的延时包括after指定的惯性延时和transport指定的传输延时)。因此,在一个确定的仿真时刻t,开启有限多个仿真周期(即一个del
-
浅谈状态机“毛刺”产生原因及消除方案
随着EDA技术的高速发展, 以大规模和超大规模器件FPGACPLD为载体、以VHDL(硬件描述语言)为工具的电子系统设计越来越广泛。有限状态机(简称状态机)作为数字系统控制单元的重要设计方案之一,无
-
浅谈VHDLVerilog的可综合性以及对初学者的一些建议
最近在写代码的时候总是在思考,我写的这个能被综合吗?总是不放心,或是写完了综合的时候出问题,被搞的非常烦恼,虽然看了一些书,比如对组合逻辑用阻塞赋值,时序用非阻塞赋值,延时不能被综合等等,但是没有一本
-
采用VHDL语言实现卷积码编解码器设计
1 引言数字信息在有噪信道中传输时,会受到噪声干扰的影响,误码总是不可避免的。为了在已知信噪比的情况下达到一定的误码率指标,在合理设计基带信号,选择调制、解调方式,并采用频域均衡或时域均衡措施的基础上
-
基于FPGA实现多种小波变换
引 言基于提升框架的小波变换方法,利用FPGA 可编程特性可实现多种小波变换。提升框架(LS :LifTIng Scheme) 是由Sweldens 等人在近几年提出的一种小波变换方法,用它的框架结构
-
单总线温度传感器的EDA控制方法
1 硬件接口电路2 软件控制程序控制DS18B20进行温度测量和读取主要包括三个步骤:器件初始化、发送写寄存器命令和发送读寄存器命令,该功能代码写在核心控制模块中,软件流程如图2所示。其中初始化是通过
-
基于VHDL的EDA技术在医学中的应用
0 引言VHDL超高速集成电路硬件描述语言是随着集成电路系统化和高度集成化逐步发展起来的,是一种用于数字系统设计、测试,面向多领域、多层次的IEEE标准硬件描述语言。它从20世纪70年代作为电路设计工
-
循环格雷码VHDL源程序
我们知道格雷码计数的特点就是相邻的码字只有一个比特不同,那么我们在设计格雷码计数时找到这个比特取反就是了。找到这个比特的思路: 先将格雷码换算成二进制码,此二进制码中从LSB到MSB第一个为0的比特对
-
AC-Link数字音频VHDL编解码的FPGA设计
0 引言数字音频处理是指为真实再现声音的逼真效果而对音频进行的编解码处理技术,它是宽带网络多媒体、移动多媒体通信的关键技术.Audio Codec′97(音频数字信号编解码器)是其中一种用于声音录放