怎么将ise与modelsim联合

怎么将ise与modelsim联合,第1张

产生ISE仿真文件,开始-》所有程序-》Xilinx ISE Design Suits ->ISE Desin Tools ->Tools->Simulation Library Compilation Wizard

选择你需要的版本,本版本选择modelsim SE,选语言,支持的FPGA芯片,库的类型等

点击生成,这个过程可能需要10多分钟的时间。

待库生成完毕后,这个时候回到你的ISE的安装目录下就会看见一个Modelsim.ini的文件

(提示在Modelsim的安装目录下也是有的哦)

把这个在ISE的安装目录下的Modelsim.ini打开,把阴影部分的内容拷贝至你安装好的Modelsim下的modelsim.ini文件中去(注意:要先改一下Modelsim下的这个文件的属性——去掉只读属性)具体见下面几页的PPT

1.打开ISE Project Navigator

2.Edit-》Preference

在d出的窗口中进行图示的设置

在XC6VLX240T上进行右击-》Design Properties

这个时候的仿真器选择Modelsim-SE verilog

便可以在ISE中调用modelsim进行仿真了。

介绍ISE工具调用modelsim工具进行仿真,在modelsim工具中调用ISE工具中的仿真库文件

工具/原料

电脑,ISE,Modelsim

方法/步骤

产生ISE仿真库文件,开始-》所有程序-》Xilinx ISE Design Suits ->ISE Desin Tools ->Tools->Simulation Library Compilation Wizard

选择你需要的版本,本版本选择modelsim SE,选语言,支持的FPGA芯片,库的类型等

点击生成,这个过程可能需要10多分钟的时间。


欢迎分享,转载请注明来源:内存溢出

原文地址:https://www.54852.com/bake/11550445.html

(0)
打赏 微信扫一扫微信扫一扫 支付宝扫一扫支付宝扫一扫
上一篇 2023-05-16
下一篇2023-05-16

发表评论

登录后才能评论

评论列表(0条)

    保存