
在使用ALLEGRO进行PCB设计时,有些时候需要更改丝印字体的大小及粗细,进行这些 *** 作的具体方法如下:
一、更改丝印字体的大小
选择Edit->change按钮,在allegro的右侧出现如下图所示的图标:
若要更改字体大小,只需调整Text block字体大小即可。
二、更改丝印字体的粗细
选择Setup->Design Parameter,再选择Text,即可出现下图所示界面:
再选择Setup Text Sizes,出现下图所示界面:
调整Photo Width,即可达到调整线宽的目的。
配置字体:allegro 15.2:
setup->text sizestext blk:字体编号
photo width: 配置线宽
width,height:配置字体大小
改变字体大小:
edit->change,然后在右边控制面板find tab里只选text(只改变字体)然后在右边控制面板options tab里line width添线的宽度和text block里选字体的大小。
最后选你准备改变的TEXT,框住要修改的所有TEXT可以批量修改
allegro 16.0:
setup->design->parameter->text->setup text sizetext blk:字体编号
photo width: 配置线宽
width,height:配置字体大小
改变字体大小:edit->change,然后在右边控制面板find tab里只选text(只改变字体)然后在右边控制面板options tab里line width添线的宽度和text block里选字体的大小。
class->ref des->new sub class->silkscreen_top最后选你准备改变的TEXT,框住要修改的所有TEXT可以批量修改。
注意:如果修改顶层丝印要先关掉底部丝印层,silkscreen_bottom和display_bottom。
使用allegro设计PCB时,时常需要导出PCB的丝印图,那么如何 *** 作呢?
首先在allegro界面依次点击file-export-pdf...
d出界面中勾选两层丝印,然后点击“...”选择保存路径
给丝印文件取个名字然后点击保存
勾选launchPDFviewer然后点击export
等待进度条走完
完成丝印图生成。
系统自动会在PDF阅读器打开刚才保存的丝印图
allegro软件常用功能 *** 作技巧汇总
Allegro是Cadence推出的先进 PCB 设计布线工具。 下面我准备了关于allegro软件常用功能 *** 作技巧汇总的文章,提供给大家参考!
1.在allegro中怎样移动元件的标识
edit-->move,右边find面板只选text~~~
2.allegro 查找元件的方法
按 F5 然后在 Find 面板,Find by name 下面选 Symbol(or pin) ,接着再下面输入元件名称,按回车后,屏幕就会高亮这个元件
3.allegro 如何将元件元件到底层
edit---mirror,find栏选SYMBOL和TEXT
4.在Allegro中如何更改字体和大小(丝印,位号等)
配置字体:
allegro 15.2:
setup->text sizes
text blk:字体编号
photo width: 配置线宽
width,height:配置字体大小
改变字体大小:edit->change,然后在右边控制面板find tab里只选text(只改变字体)
然后在右边控制面板options tab里line width添线的宽度和text block里选字体的大小。
最后选你准备改变的.TEXT。
框住要修改的所有TEXT可以批量修改
allegro 16.0: setup->design->parameter->text->setup text size
text blk:字体编号
photo width: 配置线宽
width,height:配置字体大小
改变字体大小:
edit->change,然后在右边控制面板find tab里只选text(只改变字体)
然后在右边控制面板options tab里line width添线的宽度和text block里选字体的大小。
class->ref des->new sub class->silkscreen_top
最后选你准备改变的TEXT,框住要修改的所有TEXT可以批量修改,
注意:
如果修改顶层丝印要先关掉底部丝印层,silkscreen_bottom和display_bottom
--------------------------------------------------------------------
在建封装的时候可以设定
5.如何allegro在中取消Package to Package Spacing的DRC检测
setup ->constraint ->design constraints ->package to package ->off
6.fanout by pick 的用途
route->fanout by pick
给bga自动的 打via,
对某个器件进行fanout,通俗的说就是从pin拉出一小段表层或底层线,打个孔
7.No Placement Grid was found 的处理方法
edit ->z-copy ->option->package keepin层 ->offset =40
或者 Setup ->Area ->Package Keepin
ROUTING KEEPIN 一般内移40MIL,PACK AGE KEEPING 一般内移120MIL
8.在 PCB Editor 启动 Specctra的方法
点击 菜单 route ->route Editor 启动
9.ERROR Unable to open property mapping file: devparam.txt.
ERROR Unable to open property mapping file: devparam.txt.
解决方法
PSpice->Edit Simulation Profile->Configuration Files->
Library->Library path->(toolspspicelibrary)
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)