全加器的逻辑功能

全加器的逻辑功能,第1张

全加器逻辑功能是两个同位的二进制数及来自低位的进位三者相加。

全加器用门电路实现两个二进制数相加并求出和的组合线路,称为一位全加器。一位全加器可以处理低位进位,并输出本位加法进位。多个一位全加器进行级联可以得到多位全加器。常用二进制四位全加器74LS283。

扩展资料

全加器其功能设计可以根据组合逻辑电路的设计方法来完成。通过逻辑门、74LS138译码器、74LS153D数据选择器来实现一位全加器的电路设计,并且实现扩展的两位全加器电路。

并且Multisim是一个专门用于电路设计与仿真的工具软件。它以界面形象直观、 *** 作方便、分析功能强大、易学易用等突出优点,迅速被推广应用。

全加器与半加器相比,全加器不只考虑本位计算结果是否有进位,也考虑上一位对本位的进位,可以把多个一位全加器级联后做成多位全加器.

其中Ai为被加数,Bi为加数,相邻低位来的进位数为Ci-1,输出本位和为Si。向相邻高位进位数为Ci,描述+一位全加器的表达式如下:Si=Ai?Bi?Ci-1。

用 74LS153 设计一个一位全加器。

------------------

1. 根据全加器的功能要求,写出真值表。

 全加器功能: C_S = X + Y + Z。

 真值表,放在插图中了。

 (用数据选择器设计时,卡诺图、化简、逻辑表达式,都是不需要的。)

2. 选定输入输出接口端。

 A、B,连接两个输入变量 Y、Z;

 D0~D3,用于连接输入变量 X;

 1Y,作为和的输出端 S;

 2Y,作为进位的输出 C。

3. 分析真值表,确定各数据端的输入。

 S:

YZ=00 时,S 等于 X,所以,应把 X 接到 1X0;

YZ=01 时,S 等于 /X,所以,应把 /X 接到 1X1;

YZ=10 时,S 等于 /X,所以,应把 /X 接到 1X2;

YZ=11 时,S 等于 X,所以,应把 X 接到 1X3。

 C:

YZ=00 时,C 等于 0;

YZ=01 时,C 等于 X;

YZ=10 时,C 等于 X;

YZ=11 时,C 等于 1。

4. 画出逻辑图。

 根据前面的分析,除了 74LS153,还需要一个非门。

用 153 设计电路,在分析各个输入端是什么信号时,只需使用真值表。

由于不是用逻辑门设计电路,卡诺图、逻辑表达式,就都是不需要的。

有人,列出了“全加器的逻辑表达式”,明显是多余了。


欢迎分享,转载请注明来源:内存溢出

原文地址:https://www.54852.com/yw/11311201.html

(0)
打赏 微信扫一扫微信扫一扫 支付宝扫一扫支付宝扫一扫
上一篇 2023-05-15
下一篇2023-05-15

发表评论

登录后才能评论

评论列表(0条)

    保存